Loading items
Document is currently in processing
No free items
Document has no bound volumes
{{record.tocContent}}
Field | Ind | Field content |
leader | -----ntm-a22------a-4500 | |
1 | kpw06447815 | |
5 | 20180613140548.8 | |
7 | ta | |
8 | 110408s2011----xr a|||e||||||||||||cze|| | |
40 | ## | $a LID001 $b cze $e AACR2 |
41 | 0# | $a cze |
44 | ## | $a xr |
100 | 1# | $a Kolář, Milan $7 jo2012690389 $4 aut |
245 | 10 | $a Architektura a návrh FPGA obvodů = $b FPGA architecture and design / $c Milan Kolář |
246 | 31 | $a FPGA architecture and design |
260 | ## | $a Liberec : $b Technická univerzita v Liberci, $c 2010 |
300 | ## | $a 108 s. : $b obr., tab., grafy + $e CD ROM |
340 | ## | $a application/pdf |
500 | ## | $a Habilitační práce (doc.)--Technická univerzita v Liberci, 2010 |
520 | ## | $a Práce se zabývá oblastí programovatelných hradlových polí. V úvodní části jsou shrnuty charakteristické vlastnosti zakázkových integrovaných obvodů a zdůrazněny přednosti a nedostatky programovatelných obvodů. Následuje rozbor základních i speciálních architektonických prvků FPGA obvodů, stručně jsou zmíněny možnosti těchto prvků. Dále je popisována kompletní metodika návrhu FPGA od specifikace funkce systému až po implementaci obvodu. V práci je podrobně rozebrán postup systémového návrhu, kritéria posuzování jeho kvality a pravidla návrhu spolehlivých synchronních systémů. v závěru jsou diskutovány možnosti realizace artimetických operací v FPGA obvodech, jak v pevné, tak v pohyblivé řádové čárce. |
520 | ## | $a The inaugural dissertation deals with the sphere of programmable gate arrays. In the preliminary part characteristic features of custom integrated circuits are summarized and preferences and disadvantages of programmable circuits are underlined. FPGA basic and special architectural elements analysis follows, there are presented options of these elements in brief. Subsequently there is a complex methodology of FPGA design described from system fznction specification up to the circuit implementation. In the dissertation system design procedure, criterions of this quality and rules of the reliable synchronous systems design are analysed. Finally, variants of the arithmetic operations realization on FPGA circuits are discussed, both fixed and floating point. |
650 | #7 | $a informatika |
650 | #7 | $a mechatronika |
655 | #7 | $a habilitační práce $7 fd185153 |
690 | $a informatics | |
690 | $a mechatronics | |
710 | 2# | $a Technická univerzita v Liberci. $b Fakulta mechatroniky, informatiky a mezioborových studií $7 xx0090191 |
910 | ## | $a LID001 $b U 692 M |
1111 | $a HAB | |
1639 | $a MTI |
{{$parent.item.lendDate | jpDate:'d.M.yyyy'}}
{{$parent.item.endDate | jpDate:'d.M.yyyy'}}
{{$parent.item.state | loc}} by user {{$parent.item.user | loc}}
Item {{$parent.item.exemplar | loc}}
Dept {{$parent.item.department | loc}}
-
{{revision.date | jpDate:'d.M.yyyy HH:mm'}}
Aplikovat {{revision.content}}